/* SPDX-License-Identifier: GPL-2.0+ */ /* * (C) Copyright 2007-2011 * Allwinner Technology Co., Ltd. * Tom Cubie */ #ifndef _SUNXI_CLOCK_H #define _SUNXI_CLOCK_H #include #include #define CLK_GATE_OPEN 0x1 #define CLK_GATE_CLOSE 0x0 /* clock control module regs definition */ #if defined(CONFIG_MACH_SUN8I_A83T) #include #elif defined(CONFIG_SUN50I_GEN_H6) || defined(CONFIG_SUNXI_GEN_NCAT2) #include #elif defined(CONFIG_MACH_SUN6I) || defined(CONFIG_MACH_SUN8I) || \ defined(CONFIG_MACH_SUN50I) || defined(CONFIG_MACH_SUNIV) #include #elif defined(CONFIG_MACH_SUN9I) #include #else #include #endif #ifndef __ASSEMBLY__ int clock_init(void); int clock_twi_onoff(int port, int state); void clock_set_de_mod_clock(u32 *clk_cfg, unsigned int hz); void clock_init_safe(void); void clock_init_sec(void); void clock_init_uart(void); #endif #endif /* _SUNXI_CLOCK_H */